## Ejercicio 3

Se desean realiazar dos modulos en Verilog, un Decoder de dos entradas y un Mux de cuatro entradas. Ademas de esos dos modulos se implemento un Encoder.

El programa que se realizo en Verilog, fue hecho con if statments, esto quiere decir que este, es ajeno a las compuertas logicas y a su distribucion necesarias para poner en funcionamiento el circuito. A continuacion, se insertaran figuras de estos tres circuitos, para poder entender el funcionamiento de estos.



Figure 1: Decoder de dos entradas

Este es un decoder como el que se realizo en el programa, tiene dos entradas y cuatro salidas y su tabla de verdad es:

| Input 1 | Input 2 | Output 1 | Output 2 | Output 3 | Output 4 |
|---------|---------|----------|----------|----------|----------|
| 0       | 0       | 1        | 0        | 0        | 0        |
| 0       | 1       | 0        | 1        | 0        | 0        |
| 1       | 0       | 0        | 0        | 1        | 0        |
| 1       | 1       | 0        | 0        | 0        | 1        |



Figure 2: Mux de 4 entradas

Este es un Mux como el que se realizo en el progama, tiene cuatro entradas, una salida y dos select lines. La tabla de verdad es:

| a1 | a0 | $\boldsymbol{x}$ |
|----|----|------------------|
| 0  | 0  | In1              |
| 0  | 1  | In2              |
| 1  | 0  | In3              |
| 1  | 1  | In4              |



Figure 3: Encoder de 4 entradas

Este es un encoder como el que se realizo en Verilog, es de 4 entradas y dos salidas. La tabla de verdad es:

| In1 | In2 | In3 | In4 | Out1 | Out2 |
|-----|-----|-----|-----|------|------|
| 1   | 0   | 0   | 0   | 0    | 0    |
| 0   | 1   | 0   | 0   | 0    | 1    |
| 0   | 0   | 1   | 0   | 1    | 0    |
| 0   | 0   | 0   | 1   | 1    | 1    |

Como se puede ver en la figura 3, una de las entradas no esta conectada al circuito, pero esto no modifica la salida, ya que puede ser 1 en un solo caso, en el cual todas las demas entradas son 0, en el resto de los casos, In3 es siempre 0.